按照下面的链接获取有关为 USRP-2974 配置每个接口的更多信息。
双 10 Gb 以太网- 200 MS/s 全双工 @ 16 位
PCIe Express(台式机) - 200 MS/s 全双工 @ 16 位
1 个千兆以太网- 25 MS/s 全双工 @ 16 位
前面板



后面板


参考时钟 - 10 MHz
使用外部 10 MHz 参考时钟,方波将提供最佳相位噪声性能,但正弦波也可以接受。参考时钟的功率电平不能超过+15 dBm。
PPS - 每秒脉冲
使用 PPS 信号进行时间戳同步需要具有以下 5Vpp 振幅的方波信号。
要测试 PPS 输入,您可以使用 UHD 示例中的以下工具:
<args>是设备地址参数(如果您的机器上只有一个 USRP 设备,则可选)
cd <安装路径>/lib/uhd/examples ./test_pps_input –args=<args>
前面板 GPIO
GPIO 端口并不意味着驱动大负载。您不应尝试为每个引脚提供超过 5mA 的电流。
+3.3V 仅用于 ESD 钳位目的,并非设计用于提供高电流。

开机状态
前面板 GPIO 的硬件开机状态和 UHD 初始状态为高阻态。对于 X3xx,GPIO 引脚没有外部上拉/下拉,但 FPGA 有,配置如下: X3xx:下拉。
管脚映射
引脚 1:+3.3V
引脚 2:数据 [0]
引脚 3:数据 [1]
引脚 4:数据 [2]
引脚 5:数据 [3]
引脚 6:数据 [4]
引脚 7:数据 [5]
引脚 8:数据 [6]
引脚 9:数据 [7]
引脚 10:数据 [8]
引脚 11:数据 [9]
引脚 12:数据 [10]
引脚 13:数据[11]
引脚 14:0V
引脚 15:0V
注意:有关配置和使用 GPIO 总线的信息, 请参阅E3x0/X3x0 GPIO API 。